Research on automatic layout methods considering wire delay for superconductive digital circuits

考虑线路延迟的超导数字电路自动布局方法研究

基本信息

  • 批准号:
    16K16029
  • 负责人:
  • 金额:
    $ 2.5万
  • 依托单位:
  • 依托单位国家:
    日本
  • 项目类别:
    Grant-in-Aid for Young Scientists (B)
  • 财政年份:
    2016
  • 资助国家:
    日本
  • 起止时间:
    2016-04-01 至 2019-03-31
  • 项目状态:
    已结题

项目摘要

项目成果

期刊论文数量(13)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)
Designs of Component Circuits for Stochastic Computing Using Rapid Single Flux Quantum Circuits
使用快速单通量量子电路进行随机计算的组件电路设计
  • DOI:
  • 发表时间:
    2018
  • 期刊:
  • 影响因子:
    0
  • 作者:
    Nobutaka Kito;Yurie Koketsu;and Kazuyoshi Takagi
  • 通讯作者:
    and Kazuyoshi Takagi
Fast Length-Matching Routing for Rapid Single Flux Quantum Circuits
快速单通量量子电路的快速长度匹配布线
  • DOI:
  • 发表时间:
    2016
  • 期刊:
  • 影响因子:
    0
  • 作者:
    N.Kito;K.Takagi;N.Takagi
  • 通讯作者:
    N.Takagi
A Fast Wire-Routing Method and an Automatic Layout Tool for RSFQ Digital Circuits Considering Wire-Length Matching
単一磁束量子回路を用いたStochastic Computing 実現のためのStochastic Number Generatorの設計
利用单通量量子电路实现随机计算的随机数发生器设计
  • DOI:
  • 发表时间:
    2017
  • 期刊:
  • 影响因子:
    0
  • 作者:
    纐纈百合絵;鬼頭信貴
  • 通讯作者:
    鬼頭信貴
配線長マッチングを考慮した自動配置によるRSFQ回路のレイアウト面積削減
考虑布线长度匹配,通过自动布局减少RSFQ电路的布局面积
  • DOI:
  • 发表时间:
    2017
  • 期刊:
  • 影响因子:
    0
  • 作者:
    鬼頭信貴;高木一義;高木直史
  • 通讯作者:
    高木直史
{{ item.title }}
{{ item.translation_title }}
  • DOI:
    {{ item.doi }}
  • 发表时间:
    {{ item.publish_year }}
  • 期刊:
  • 影响因子:
    {{ item.factor }}
  • 作者:
    {{ item.authors }}
  • 通讯作者:
    {{ item.author }}

数据更新时间:{{ journalArticles.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ monograph.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ sciAawards.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ conferencePapers.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ patent.updateTime }}

Kito Nobutaka其他文献

Logic simulation tool for RSFQ circuits accepting arrivals of multiple pulses in a clock period
RSFQ 电路的逻辑仿真工具,在一个时钟周期内接受多个脉冲的到达
  • DOI:
    10.1088/1742-6596/1590/1/012041
  • 发表时间:
    2020
  • 期刊:
  • 影响因子:
    0
  • 作者:
    Kito Nobutaka;Udatsu Shohei;Takagi Kazuyoshi
  • 通讯作者:
    Takagi Kazuyoshi
Technology Mapping With Clockless Gates for Logic Stage Reduction of RSFQ Logic Circuits
用于减少 RSFQ 逻辑电路逻辑级的无时钟门技术映射
Re-examination of the Possibilities and Challenges of Internet Surveys in the Social Sciences
重新审视社会科学网络调查的可能性和挑战
  • DOI:
    10.4057/jsr.71.29
  • 发表时间:
    2020
  • 期刊:
  • 影响因子:
    0
  • 作者:
    Kito Nobutaka;Takagi Kazuyoshi;Takagi Naofumi;H. Rokujyo;A. Furusawa;K. Sugimura;三輪哲・石田賢示・下瀬川陽
  • 通讯作者:
    三輪哲・石田賢示・下瀬川陽
Local asymptotic power of self-weighted GEL method and choice of weighting function
自加权GEL方法的局部渐近幂及加权函数的选择
  • DOI:
  • 发表时间:
    2018
  • 期刊:
  • 影响因子:
    0
  • 作者:
    Kito Nobutaka;Takagi Kazuyoshi;Takagi Naofumi;寺田 吉壱,小笠原 一生,中田 研;二宮嘉行,楊道偉,松井秀俊;Shinya Takamaeda-Yamazaki;Fumiya Akashi
  • 通讯作者:
    Fumiya Akashi
Optical quantum computers with quantum teleportation
具有量子隐形传态的光学量子计算机
  • DOI:
  • 发表时间:
    2023
  • 期刊:
  • 影响因子:
    0
  • 作者:
    Kito Nobutaka;Takagi Kazuyoshi;Takagi Naofumi;H. Rokujyo;A. Furusawa
  • 通讯作者:
    A. Furusawa

Kito Nobutaka的其他文献

{{ item.title }}
{{ item.translation_title }}
  • DOI:
    {{ item.doi }}
  • 发表时间:
    {{ item.publish_year }}
  • 期刊:
  • 影响因子:
    {{ item.factor }}
  • 作者:
    {{ item.authors }}
  • 通讯作者:
    {{ item.author }}

{{ truncateString('Kito Nobutaka', 18)}}的其他基金

Study on design methods for superconducting digital circuit devices utilizing pulse logic
利用脉冲逻辑的超导数字电路器件设计方法研究
  • 批准号:
    19K11888
  • 财政年份:
    2019
  • 资助金额:
    $ 2.5万
  • 项目类别:
    Grant-in-Aid for Scientific Research (C)

相似海外基金

Design Space Exploration of Future Microprocessors using the post CMOS devices
使用后 CMOS 器件的未来微处理器的设计空间探索
  • 批准号:
    15K12000
  • 财政年份:
    2015
  • 资助金额:
    $ 2.5万
  • 项目类别:
    Grant-in-Aid for Challenging Exploratory Research
Study on an establishment of digital circuit design using statistical timing analysis
利用统计时序分析建立数字电路设计的研究
  • 批准号:
    21560364
  • 财政年份:
    2009
  • 资助金额:
    $ 2.5万
  • 项目类别:
    Grant-in-Aid for Scientific Research (C)
Theory and Design Method of Clock-less Datapath for Next Generation VLSIs
下一代VLSI无时钟数据路径理论与设计方法
  • 批准号:
    16560294
  • 财政年份:
    2004
  • 资助金额:
    $ 2.5万
  • 项目类别:
    Grant-in-Aid for Scientific Research (C)
準同期式回路レイアウト設計
半同步电路布局设计
  • 批准号:
    09878057
  • 财政年份:
    1997
  • 资助金额:
    $ 2.5万
  • 项目类别:
    Grant-in-Aid for Exploratory Research
Research on Logic Synthesis and Hardware Description Language Considering Layout Design
考虑布局设计的逻辑综合与硬件描述语言研究
  • 批准号:
    04452198
  • 财政年份:
    1992
  • 资助金额:
    $ 2.5万
  • 项目类别:
    Grant-in-Aid for General Scientific Research (B)
{{ showInfoDetail.title }}

作者:{{ showInfoDetail.author }}

知道了