Development of highly reliable and low power IC chip for the body area network based on asynchronous circuit

基于异步电路的高可靠、低功耗体域网IC芯片的开发

基本信息

项目摘要

项目成果

期刊论文数量(12)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)
相補制御に基づく休止相を隠蔽可能な非同期式直列乗算器の一構成法
一种基于互补控制的可隐藏空闲相的异步串联乘法器的配置方法
逐次減算に基づく直列乗算器を用いたFIRフィルタの設計と実装
基于顺序减法的串行乘法器FIR滤波器的设计与实现
  • DOI:
  • 发表时间:
    2020
  • 期刊:
  • 影响因子:
    0
  • 作者:
    永田将大;近藤真史;伊丹聖貴;池田大地;茅野功;横川智教;佐藤洋一郎
  • 通讯作者:
    佐藤洋一郎
メタステーブル動作を考慮したツリーアービタの性能評価
考虑亚稳态行为的树仲裁器性能评估
  • DOI:
  • 发表时间:
    2022
  • 期刊:
  • 影响因子:
    0
  • 作者:
    原田彰吾;イスラム マーフズル;久門尚史;和田修己;三澤健一郎,平間勇貫,細川利典,山崎紘史,吉村正義,新井雅之;松田 孟留;岩本 拓己
  • 通讯作者:
    岩本 拓己
最大積からの逐次減法に基づく直列乗算器とその負数演算手法
基于最大积逐次减法的级数乘法器及其负数运算方法
  • DOI:
  • 发表时间:
    2020
  • 期刊:
  • 影响因子:
    0
  • 作者:
    永田将大;近藤真史;池田大地;茅野功;横川智教;佐藤洋一郎
  • 通讯作者:
    佐藤洋一郎
直列桁上げ保存加算器のパラメタライズ設計に関する研究
串行进位保存加法器参数化设计研究
{{ item.title }}
{{ item.translation_title }}
  • DOI:
    {{ item.doi }}
  • 发表时间:
    {{ item.publish_year }}
  • 期刊:
  • 影响因子:
    {{ item.factor }}
  • 作者:
    {{ item.authors }}
  • 通讯作者:
    {{ item.author }}

数据更新时间:{{ journalArticles.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ monograph.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ sciAawards.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ conferencePapers.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ patent.updateTime }}

Kondo Masafumi其他文献

Kondo Masafumi的其他文献

{{ item.title }}
{{ item.translation_title }}
  • DOI:
    {{ item.doi }}
  • 发表时间:
    {{ item.publish_year }}
  • 期刊:
  • 影响因子:
    {{ item.factor }}
  • 作者:
    {{ item.authors }}
  • 通讯作者:
    {{ item.author }}

{{ truncateString('Kondo Masafumi', 18)}}的其他基金

Development of a high speed communication platform for the FPGA-based high performance computing systems
基于FPGA的高性能计算系统高速通信平台的开发
  • 批准号:
    26730032
  • 财政年份:
    2014
  • 资助金额:
    $ 2.66万
  • 项目类别:
    Grant-in-Aid for Young Scientists (B)

相似海外基金

Development of a Design Support Environment for Interface Circuits Between Synchronous and Asynchronous Circuits
同步与异步电路之间的接口电路设计支持环境的开发
  • 批准号:
    23K16860
  • 财政年份:
    2023
  • 资助金额:
    $ 2.66万
  • 项目类别:
    Grant-in-Aid for Early-Career Scientists
Development of a high-speed and ultra-low-power die-hard logic LSI fundamental technology for IoT applications
开发适用于物联网应用的高速、超低功耗顽固逻辑LSI基础技术
  • 批准号:
    21H04868
  • 财政年份:
    2021
  • 资助金额:
    $ 2.66万
  • 项目类别:
    Grant-in-Aid for Scientific Research (A)
非同期式回路による省エネルギーなエッジAIデバイスの実現
使用异步电路实现节能边缘AI设备
  • 批准号:
    21K11812
  • 财政年份:
    2021
  • 资助金额:
    $ 2.66万
  • 项目类别:
    Grant-in-Aid for Scientific Research (C)
Design for Testability Methodology for Multi-Input/Output Asynchronous Sequential Elements
多输入/输出异步顺序元件的可测试性方法设计
  • 批准号:
    21K11820
  • 财政年份:
    2021
  • 资助金额:
    $ 2.66万
  • 项目类别:
    Grant-in-Aid for Scientific Research (C)
非同期式回路に基づく低消費エネルギーなIoT回路の設計技術に関する研究
基于异步电路的低能耗物联网电路设计技术研究
  • 批准号:
    20J11724
  • 财政年份:
    2020
  • 资助金额:
    $ 2.66万
  • 项目类别:
    Grant-in-Aid for JSPS Fellows
{{ showInfoDetail.title }}

作者:{{ showInfoDetail.author }}

知道了