Highly-parallel and high-performance CAE system based on revolutionary analysis method for high-speed signaling

基于高速信号革命性分析方法的高度并行、高性能CAE系统

基本信息

  • 批准号:
    24300018
  • 负责人:
  • 金额:
    $ 11.65万
  • 依托单位:
  • 依托单位国家:
    日本
  • 项目类别:
    Grant-in-Aid for Scientific Research (B)
  • 财政年份:
    2012
  • 资助国家:
    日本
  • 起止时间:
    2012-04-01 至 2015-03-31
  • 项目状态:
    已结题

项目摘要

项目成果

期刊论文数量(0)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)
Fast Fullwave Simulation Based on Parallel-Distributed HIE-FDTD Method
基于并行分布式HIE-FDTD方法的快速全波仿真
  • DOI:
  • 发表时间:
    2012
  • 期刊:
  • 影响因子:
    0
  • 作者:
    A. Ogiwara;M. Watanabe;R. Moriwaki;山田律子;Yuta Inoue and Hideki Asai
  • 通讯作者:
    Yuta Inoue and Hideki Asai
節点ブロック緩和法を用いた不均一な多導体伝送線路の高速過渡解析
使用节点块松弛法对非均匀多导体传输线进行高速瞬态分析
次世代回路設計技術に向けた高速SI/PI/EMIシミュレータの開発
开发用于下一代电路设计技术的高速SI/PI/EMI模拟器
  • DOI:
  • 发表时间:
    2012
  • 期刊:
  • 影响因子:
    0
  • 作者:
    井上雄太;関根惟敏;浅井秀樹
  • 通讯作者:
    浅井秀樹
Macromodeling and Circuit Simulation of High-Speed Interconnects Based on Vector Fitting and Equivalent Circuit Synthesis
基于矢量拟合和等效电路综合的高速互连的宏观建模和电路仿真
  • DOI:
  • 发表时间:
    2012
  • 期刊:
  • 影响因子:
    0
  • 作者:
    Daisuke Honda;Tadatoshi Sekine;and Hideki Asai
  • 通讯作者:
    and Hideki Asai
Advanced Modeling and Simulation Techniques for 3-D SI/PI/EMI Design
3-D SI/PI/EMI 设计的先进建模和仿真技术
  • DOI:
  • 发表时间:
    2014
  • 期刊:
  • 影响因子:
    0
  • 作者:
    藤田志歩;坪川桂子;長尾充徳;釜鳴宏枝;伊藤二三夫;山本裕己;伊藤英之;今西亮;北田祐二;山極壽一;Hideki Asai
  • 通讯作者:
    Hideki Asai
{{ item.title }}
{{ item.translation_title }}
  • DOI:
    {{ item.doi }}
  • 发表时间:
    {{ item.publish_year }}
  • 期刊:
  • 影响因子:
    {{ item.factor }}
  • 作者:
    {{ item.authors }}
  • 通讯作者:
    {{ item.author }}

数据更新时间:{{ journalArticles.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ monograph.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ sciAawards.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ conferencePapers.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ patent.updateTime }}

ASAI Hideki其他文献

ASAI Hideki的其他文献

{{ item.title }}
{{ item.translation_title }}
  • DOI:
    {{ item.doi }}
  • 发表时间:
    {{ item.publish_year }}
  • 期刊:
  • 影响因子:
    {{ item.factor }}
  • 作者:
    {{ item.authors }}
  • 通讯作者:
    {{ item.author }}

{{ truncateString('ASAI Hideki', 18)}}的其他基金

Hardware Description Language-Oriented Analog/Digilal Mixed-Signal Multilevel Circuit Simulator
硬件描述面向语言的模拟/数字混合信号多级电路模拟器
  • 批准号:
    11650409
  • 财政年份:
    1999
  • 资助金额:
    $ 11.65万
  • 项目类别:
    Grant-in-Aid for Scientific Research (C)
Multi-Level Circuit Simulator Using Hardware Description Language
使用硬件描述语言的多级电路模拟器
  • 批准号:
    08650461
  • 财政年份:
    1996
  • 资助金额:
    $ 11.65万
  • 项目类别:
    Grant-in-Aid for Scientific Research (C)
Time/Frequency Transform Domain Mixed Mode Circuit Simulation System
时/频变换域混合模式电路仿真系统
  • 批准号:
    06650441
  • 财政年份:
    1994
  • 资助金额:
    $ 11.65万
  • 项目类别:
    Grant-in-Aid for General Scientific Research (C)

相似海外基金

Signal Integrity of Nano-Scale interconnect and Circuit
纳米级互连和电路的信号完整性
  • 批准号:
    18063008
  • 财政年份:
    2006
  • 资助金额:
    $ 11.65万
  • 项目类别:
    Grant-in-Aid for Scientific Research on Priority Areas
高速多層配線網におけるシグナル・インテグリティ検証システム
高速多层布线网络的信号完整性验证系统
  • 批准号:
    13025223
  • 财政年份:
    2001
  • 资助金额:
    $ 11.65万
  • 项目类别:
    Grant-in-Aid for Scientific Research on Priority Areas (A)
{{ showInfoDetail.title }}

作者:{{ showInfoDetail.author }}

知道了