Theory and Design of Post-Silicon Multi-Way Tuning for New Generation LSI Circuits
新一代LSI电路硅后多路调谐的理论与设计
基本信息
- 批准号:26420303
- 负责人:
- 金额:$ 3.16万
- 依托单位:
- 依托单位国家:日本
- 项目类别:Grant-in-Aid for Scientific Research (C)
- 财政年份:2014
- 资助国家:日本
- 起止时间:2014-04-01 至 2018-03-31
- 项目状态:已结题
- 来源:
- 关键词:
项目摘要
项目成果
期刊论文数量(0)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)
A Novel Framework for Temperature Dependence Aware Clock Skew Scheduling
温度依赖性感知时钟偏差调度的新框架
- DOI:
- 发表时间:2015
- 期刊:
- 影响因子:0
- 作者:Makoto Soga;Mineo Kaneko;Mineo Kaneko
- 通讯作者:Mineo Kaneko
Margin Aware Timing Test and Tuning Algorithm for Post-Silicon Skew Tuning
用于硅后偏差调整的裕度感知时序测试和调整算法
- DOI:
- 发表时间:2017
- 期刊:
- 影响因子:0
- 作者:Kazuho Katsumata;Junghoon Oh;Mineo Kaneko;Mineo Kaneko
- 通讯作者:Mineo Kaneko
Optimization of Temperature Dependent Intentional Skew for Temperature Aware Timing Design
用于温度感知时序设计的温度相关有意偏差优化
- DOI:
- 发表时间:2016
- 期刊:
- 影响因子:0
- 作者:Makoto Soga;Mineo Kaneko
- 通讯作者:Mineo Kaneko
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
数据更新时间:{{ journalArticles.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ monograph.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ sciAawards.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ conferencePapers.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ patent.updateTime }}
Kaneko Mineo其他文献
Kaneko Mineo的其他文献
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
相似海外基金
耐放射線集積回路における吸収線量に応じたクロックスキュー最適化法
耐辐射集成电路中根据吸收剂量的时钟偏差优化方法
- 批准号:
24H00693 - 财政年份:2024
- 资助金额:
$ 3.16万 - 项目类别:
Grant-in-Aid for Scientific Research (A)
次世代集積回路のための自律的タイミング変動補償の理論と設計最適化
下一代集成电路自主时序偏差补偿理论与设计优化
- 批准号:
18K11211 - 财政年份:2018
- 资助金额:
$ 3.16万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
Research on Logic Switching Activity Balanced Test for High-Quality Low-Cost LSIs
高品质低成本LSI逻辑开关活性平衡测试研究
- 批准号:
24650022 - 财政年份:2012
- 资助金额:
$ 3.16万 - 项目类别:
Grant-in-Aid for Challenging Exploratory Research
A Systematic Test Generation Approach to Achieving VariousTest Qualities for LSIs Based on Mathematical Programming
基于数学规划的实现LSI各种测试质量的系统测试生成方法
- 批准号:
22700049 - 财政年份:2010
- 资助金额:
$ 3.16万 - 项目类别:
Grant-in-Aid for Young Scientists (B)
クロックスキューを利用した同期方式における回路の自動合成に関する研究
利用时钟偏差的同步方法自动合成电路的研究
- 批准号:
07J06015 - 财政年份:2007
- 资助金额:
$ 3.16万 - 项目类别:
Grant-in-Aid for JSPS Fellows