The research on the processor with dynamically reconfigurable hardware
硬件动态可重构处理器的研究
基本信息
- 批准号:21500055
- 负责人:
- 金额:$ 2.75万
- 依托单位:
- 依托单位国家:日本
- 项目类别:Grant-in-Aid for Scientific Research (C)
- 财政年份:2009
- 资助国家:日本
- 起止时间:2009 至 2011
- 项目状态:已结题
- 来源:
- 关键词:
项目摘要
From a viewpoint of a low-power consumption and high-performance computer, we clarified the profitability of the processor which consists of dynamically reconfigurable hardware and general-purpose processor cores. We also clarified the design framework and the description language for applications and reconfigurable modules on such a new computer.
我们从低功耗、高性能计算机的角度出发,阐明了由动态可重构硬件和通用处理器内核组成的处理器的盈利能力。我们还阐明了这种新计算机上的应用程序和可重构模块的设计框架和描述语言。
项目成果
期刊论文数量(0)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)
組み込みシステム向けの高精度な周期実行制御法の評価
嵌入式系统高精度周期执行控制方法评估
- DOI:
- 发表时间:2010
- 期刊:
- 影响因子:0
- 作者:Takayuki Omori;Katsuhisa Maruyama;古川友樹
- 通讯作者:古川友樹
JPEG2000におけるDWTのGPUへの実装と評価
JPEG2000中DWT在GPU上的实现与评估
- DOI:
- 发表时间:2011
- 期刊:
- 影响因子:0
- 作者:千崎弘人;渡辺浩介;塩木講輔;廣瀬哲也;黒木修隆;沼昌宏;福田龍祐
- 通讯作者:福田龍祐
Implementation and Evaluation for Sophisticated Periodic Execution Control inEmbedded Systems
嵌入式系统中复杂周期性执行控制的实现和评估
- DOI:
- 发表时间:2011
- 期刊:
- 影响因子:0
- 作者:Y. Furukawa;T. Yamauchi;H. Taniguchi
- 通讯作者:H. Taniguchi
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
数据更新时间:{{ journalArticles.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ monograph.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ sciAawards.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ conferencePapers.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ patent.updateTime }}
NAGOYA Akira其他文献
NAGOYA Akira的其他文献
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
相似海外基金
Development of hardware design system for high-speed dynamically reconfigurable devices
高速动态可重构器件硬件设计系统开发
- 批准号:
23K11032 - 财政年份:2023
- 资助金额:
$ 2.75万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
IoT社会を支える粗粒度再構成可能アーキテクチャの設計開発基盤の実現
支持物联网社会的粗粒度可重构架构设计开发平台的实现
- 批准号:
22K17866 - 财政年份:2022
- 资助金额:
$ 2.75万 - 项目类别:
Grant-in-Aid for Early-Career Scientists
ニューラルネットワークの高効率インメモリ・リコンフィギャラブルプロセッサの研究
基于神经网络的高效内存可重构处理器研究
- 批准号:
18J20307 - 财政年份:2018
- 资助金额:
$ 2.75万 - 项目类别:
Grant-in-Aid for JSPS Fellows
動的再構成が可能なストリーム処理ハードウェアに関する研究
可动态重构的流处理硬件研究
- 批准号:
14J10862 - 财政年份:2014
- 资助金额:
$ 2.75万 - 项目类别:
Grant-in-Aid for JSPS Fellows
ディジタルパルスニューロン回路とその結合系の現象解析と情報処理への応用
数字脉冲神经元电路及其耦合系统的现象分析及其在信息处理中的应用
- 批准号:
17700246 - 财政年份:2005
- 资助金额:
$ 2.75万 - 项目类别:
Grant-in-Aid for Young Scientists (B)